GPS射频接收芯片中低功耗压控振荡器的设计

被引:3
作者
蔡志民 [1 ,2 ]
陈莹梅 [1 ]
李智群 [1 ]
章丽 [1 ]
李伟 [1 ]
机构
[1] 东南大学射频与光电集成电路研究所
[2] 东华理工大学信息与电子工程学院
关键词
压控振荡器; CMOS工艺; 环形振荡器; 相位噪声;
D O I
暂无
中图分类号
TN752 [振荡器];
学科分类号
080904 ;
摘要
设计了一种应用于GPS射频接收芯片的低功耗环形压控振荡器。环路由5级差分结构的放大器构成。芯片采用TSMC 0.18μm CMOS工艺,核心电路面积0.25 mm×0.05 mm。测试结果表明,采用1.75 V电源电压供电时,电路的功耗约为9.2 mW,振荡器中心工作频率为62MHz,相位噪声为-89.39 dBc/Hz@1 MHz,该VCO可应用于锁相环和频率合成器中。
引用
收藏
页码:790 / 792
页数:3
相关论文
共 2 条
[1]   低抖动锁相环中压控振荡器的设计 [J].
梁岩 ;
吴金 .
微电子学, 2009, 39 (01) :29-33
[2]   11GHz CMOS环形压控振荡器设计 [J].
王雪艳 ;
朱恩 ;
熊明珍 ;
王志功 .
半导体学报, 2005, (01) :187-191