首页
学术期刊
论文检测
AIGC检测
热点
更多
数据
HDTV采用的100MHz 2-D(8×8)DCT/IDCT处理器
被引:0
|
作者
:
A.Madisetti
论文数:
0
引用数:
0
h-index:
0
A.Madisetti
A.N.Willson
论文数:
0
引用数:
0
h-index:
0
A.N.Willson
孙建京
论文数:
0
引用数:
0
h-index:
0
孙建京
俞永正
论文数:
0
引用数:
0
h-index:
0
俞永正
机构
:
来源
:
今日电子
|
1996年
/ Z1期
关键词
:
HDTV;
图象;
DCT/IDCT;
D O I
:
暂无
中图分类号
:
TP332 [运算器和控制器(CPU)];
学科分类号
:
摘要
:
文章论述了全数字HDTV使用的DCT/IDCT集成信号处理器的设计。该处理器采用8×8方阵,输入信息为两种,一种是方阵象素扫描信息,一种是可以控制正、逆变换的外部控制信号。DCT象素量化是9 Bit,IDCT是12 Bit。该集成电路采用0.8μm的CMOS工艺制成,由GDT图形专家工具软件进行设计,电路的整体尺寸仅为10mm2。电路的模拟实验表明其最大输入采样频率为100MHz。
引用
收藏
页码:125 / 132
页数:8
相关论文
未找到相关数据
未找到相关数据